• banc de vibrations fondamentales VFT

    Caractéristiques

    Électrique
    Source d’énergie 110 V / 220 V 50 / 60Hz
    Base VFT
    Dimensions 36 ″ lx 35 ″ hx 15 ″ d (94 cm x 90 cm x 40 cm)
    Poids 100 lb (45 kg)
    Moteur d’excitation Moteur à vitesse variable entraîné par logiciel / manuel avec charge de balourd intégrée.
    Isolation contre les vibrations Quatre pieds en caoutchouc
    Module de vibration pendulaire (en option)
    Pendule Longueur et poids réglables
    Module masse-ressort
    Printemps Trois raideurs différentes, empilables pour 2 DOF
    Masse Trois poids, empilables
    Module de vibration torsionnelle
    Arbre Trois diamètres différents
    Rotor Trois rotors de masse et d’inertie différentes
    Module de contrôle des vibrations
    Amortisseur de masse accordé Quincaillerie pour amortisseur à ressort de masse et quincaillerie pour absorbeur de poutre
    Poutre avec traitement d’amortissement Une couche viscoélastique et une couche contrainte
    Amortisseur de torsion Un dashpot et trois fluides
    Module de vibration de faisceau
    Faisceau Une épaisseur d’acier, un aluminium, un plastique
    Masse Trois blocs de poids
    Les soutiens Configurable par l’utilisateur: cantilever ou simplement supporté, longueur réglable
    L’acquisition des données
    Nombre de canaux 6
    Spécifications DAQ échantillonnage simultané, connexion USB
    Logiciel
    DAQ et logiciel d’analyse Forme d’onde temporelle, spectre, FRF, contrôle moteur
    Kit de capteur
    Accéléromètre Deux accéléromètres sans fil à un seul axe, deux capteurs de rotation, un tachymètre, un trans-récepteur à échantillonnage simultané à six canaux pour un dispositif d’acquisition de données sans fil, un câble USB
    Transducteur de force de support de faisceau (optionnel)
  • Caméras d’imagerie Terahertz

    Modèles camera THz :
    • Tera-256 :  256 pixels (16 x 16 array)  , 1.5 mm pixel pitch , NEP* = 1 nW/ √Hz, Taille de la camera  : 11.5 cm x 11.5 cm x 4.2 cm .
    • Tera-1024 : 1024 pixels (32 x 32 array) , 1.5 mm pixel pitch ,NEP* = 1 nW/√Hz , Taille de la camera  : 11.5 cm x 11.5 cm x 4.2 cm .
    • Tera-4096 : 4096 pixels (64 x 64 array) , 1.5 mm pixel pitch , NEP*=1 nW/√Hz , Taille de la camera 16.5 cm x 16.5 cm x 4.5 cm .
    • Linear Tera-1024 : 1024 pixels (256 x 4 array) , 1.5 x 1.5 mm pixel size* ,  NEP = 1 nW/√Hz ,  Taille de la camera 44 cm x 4.3 cm x 8.9 cm.
    • TeraFAST-256 :Taux d’acquisition d’image: 5000 fps (5 KHz) , Vitesse de numérisation: jusqu’à 15 m / sec (900 m / min)
      Puissance / pixel minimum détectable: 100 nW (à 5000 fps) ; 256 pixels (256 x 1 array)- taille évolutive ,Taille de pixel 3 x 1,5 mm , NEP = 1 nW/√Hz
  • Chargeur de roulement 3/4 ”et 1” M-BL-3/4 et M-BL-1

    ce kit d’accessoires du simulateur de défauts dans les machines permet de :

    • Étudier les effets de charge radiale des roulements.
    • Améliorez l’amplitude spectrale du système
  • CI-33001C Carte de Prototypage CPLD/FPGA

    1. Prend en charge le circuit FPGA Atmel ATF-1508-15 (compatible avec Altera MAX 7128), contenant 128 microcellules (plus de 2500 portes utilisables) et reprogrammable plus de 10000 fois
    2. Utilise le logiciel de développement MAX+PLUS*1Id’Altera. Les utilisateurs ont la possibilité de choisir entre un éditeur graphique ou un éditeur de texte (syntaxe HDL) pour concevoir, simuler et implémenter facilement les circuits numériques.
    3. Téléchargement du programme vers le composant FPGA cible via le port série JTAG
    4. Fourniture de quelques lignes d’E/S pour un meilleur rendement de conception
    5. Une grande partie de la platine d’expérimentation est réservée pour le prototypage des circuits et l’implémentation des projets d’étudiants
    6. Meilleure solution pour les petits budgets
  • CI-33004 Carte de Experimentation CPLD/FPGA

    1. Prend en charge le circuit FPGA Atmel ATF-1504-15 (compatible avec Altera MAX 7064), contenant 64 microcellules (plus de 1000 portes utilisables) et reprogrammable plus de 10000 fois
    2. Utilise le logiciel de développement MAX+PLUS*11 d’Altera. Les utilisateurs ont la possibilité de choisir entre un éditeur graphique ou un éditeur de texte (syntaxe I-IDL) pour concevoir, simuler et implémenter facilement les circuits numériques.
    3. Téléchargement du programme vers le composant FPGA cible via le port série JTAG
    4. Fourniture de quelques lignes d’E/S pour un meilleur rendement de conception
    5. Convient pour les nouveaux concepteurs de FPGA 6. Meilleure solution pour les petits budgets
  • CIC-310 Système de Développement de Circuits Numériques CPLD/FPGA

    1. Carte cible FPGA (FLEX 8000) (84 broches)
    2. Carte E/S d’expérimentation.
    3. Logiciel de développement MAXPLUS D” (version étudiant.
    4. Logiciel de gestion des programmes pour le téléchargement de programmes et la programmation SP.
    5. Manuel de travaux pratiques.
  • CIC-500 Systeme de Developpement et d’Experimentation DSP

    1. Carte cible FPGA (FLEX 8000) (84 broches)
    2. Logiciel de gestion des programmes pour le téléchargement de programmes et la programmation ISP.
    3. Contenu de formation supplémentaire : Moteur CC, Moteur pas à pas, température et contrôle d’E/S d’un automate programmable (PLC)
    4. Support d’expansion d’E/S est inclut.
  • CIC-560 Système de développement avancé de FPGA

    1. Le CIC-560 est bien équipé pour la conception des circuits numériques complexes.
    2. Il contient des convertisseurs analogique-numérique et numérique-analogique (AN/NA), un clavier, un écran d’affichage à cristaux liquides, des interfaces de type PS/2, VGA, UART et SCI, des diodes électroluminescentes (LEDS), 8 afficheurs 7-segments, ainsi que des circuits de commande pour les moteurs pas-à-pas et les moteurs à courant continu.

    3.Il convient particulièrement aux curriculums de formation en génie électrique et électronique ainsi qu’aux domaines des communications, de l’information et d’automatisation.

    4.Il est idéal pour les concepteurs professionnels de circuits intégrés, ainsi qu’aux étudiants des cycles de graduation et post-graduation pour apprendre la conception des circuits intégrés et le développement de logiciel.

    5.Il permet de développer et de vérifier les circuits numériques de base et avancés, le traitement numérique de signal (TNS) et les unités centrales des microprocesseurs/microcontrôleurs (CPU/MCU) avec des large matrice d’éléments et FPGA multibroches.

  • CIC-800A Laboratoire d’Interface

    Contient les protocoles série USB 2.0, RS-232C et parallèle Centronics

    1. Interface USB
    2. Interfaces RS-232C et Centronics
  • CIC-910A Labo Didactique PSoC

    1. Le CIC-910A adopte le processeur Cypress Cy8c27443 (28 broches), architecture Harvard puissante avec les caractéristiques spécifiques suivants :

    (1) Cadence du processeur M8C jusqu’à 24 MHz

    (2) Procure 12 blocs PSoCs analogiques et 8 blocs PSoCs numériques

    (3) Mémoire programme Flash de 16 Koctets avec 50000 cycles d’écriture/effacement

    (4) Mémoire données SRAM de 256 octets

    (5) Bon compromis prix performance

    1. Possède une variété d’E/S (clavier, servomoteur, affichage LCD, émetteur/ récepteur infrarouge, etc.) pour des expériences polyvalentes et réservant d’autres broches supplémentaires pour d’autres exercices et conceptions avancées.
    2. Les expériences utilisent la majorité des fonctions blocs du PSoCs pour les exercices, donnant aux utilisateurs la possibilité de concevoir des applications analogiques, numériques ou mixtes.
    3. Les composants périphériques (E/S) sont sélectionnés par cavaliers de 8-bit /4-bit afin de faciliter la manipulation et la conduite de l’expérience.
    4. la plaquette du circuit et la puce PSOc sont encapsulées dans des boitiers en plastique les protégeant contre les chocs et les détériorations.
  • DCN-100 Système Didactique IP-PBX

    Liste des Expérimentations :

     

    • Réglage de l’unité principale IP-PBX
    • Installation et application d’un téléphone IP
    • Instruction du fonctionnement de la passerelle VoIP – logiciel et matériel
    • Paramètres de passerelle et applications: Téléphone analogique (FXS)
    • Paramètres de passerelle et applications (1): Foreign Exchange Office(PSTN)
    • Paramètres de passerelle et applications (2): Foreign Exchange Office (PSTN)
    • Paramètres du standard d’échange automatique
    • Paramètres de la passerelle et intégration de l’Auto-Attendant
    • Configuration du visiophone
    • DTMF
    • Messagerie vocale
    • Téléphones de groupe
    • Appel décroché
    • Système de radiodiffusion
    • Salle de conférence vocale
    • Configuration et numérotation des téléphones IP-PBX dans l’ordinateur
    • PoE (alimentation électrique par câble Ethernet)

  • DGS-200 Dispositif Expérimental GSM / GPS

    Liste des Expérimentations : 

     

    Expérience 1-1 : Réglage du taux de baud du module GPS
    Expérience 1-2 : Commande de la mise-à-jour du taux de baud du module GPS
    Expérience 2-1 : Le DGS-200 compose un numéro de téléphone mobile avec la commande AT
    Expérience 2-2 : Le DGS-200 répond à un appel de téléphone mobile avec la commande AT
    Expérience 2-3 : Le DGS-200 envoie un message SMS à un téléphone mobile avec la commande AT
    Expérience 2-4 : Le DGS-200 reçoit un message SMS d’un téléphone mobile avec la commande AT
    Expérience 2-5 : Le DGS-200 vérifie la qualité du signal avec la commande AT
    Expérience 2-6 : Le DGS-200 se connecte à Internet
    Expérience 3 : Expérience sur le microcontrôleur
    Expérience 4 : Expérience sur les applications du DGS-200

Menu principal